Xilinx推出了其最新的数据中心加速器,这是雅娃U55C,它表示是它最强大的加速器,但由于内存变化。
在大多数情况下,FPGA供电的Alveo U55C类似于其前任Alveo U280。但U280有8GB的HBM2内存和16GB的DDR4 DRAM,而U55C配备了16GB的HBM2存储器,而且没有DDR4。HBM2比DDR4内存更快,更昂贵。
通过去所有HBM2并删除DDR4,Xilinx能够提高性能,大大降低功率和尺寸。Alveo U55C卡是单槽全高,半长(FHHL)外形与U280的全高,全长,双宽度形式。它还具有更低的功率绘制,150W与215W。
较小的形状因子在相同的空间中提供了更多的计算密度,适用于产生基于致密的Alveo加速器的簇。它是为高密度流数据,高I / O数学和缩放应用而构建的,如大数据分析和AI。
“我们正在转移嘉威奥在数据中心的位置,”Xilinx的HPC产品经理“,”,它不仅仅是适用2020欧洲杯预赛于利基架构,或者更具体的数据问题了。目标是创建密度雅娃集群,scaling out to target HPC workloads. That’s why we built this card.”
U55C为RDMA提供支持通过融合以太网(ROCE)V2和消息传递接口(MPI)集成。HPC App开发人员可以使用Xilinx Vitis软件平台来构建跨越多个雅观卡的扩展应用程序,而不管使用的服务器平台和网络基础架构。
Xilinx表示,ROCE V2,200Gbps带宽和vitis API驱动的聚类使velve网络能够与Infiniband竞争性能和延迟,没有网络供应商锁定。vitis平台和工具使硬件更能访问软件开发人员和数据科学家,而无需硬件专业知识。vitis支持像Pytorch和Tensorflow这样的主要AI框架以及像C,C ++和Python这样的高级编程语言。
作为简报的一部分,Chang谈到了HPC客户用例,澳大利亚的国家科学局,CSIRO和平方公里阵列(SKA)天文台,它是建造的131,000个无线电天线。420 Alveo U55C卡的集群是从天线收集的数据的实时信号处理,其吞吐量为15TB。
根据Xilinx的情况,通过跨越多个ALVEO U55C卡缩小X86 CPU的性能增加了五倍的X86 CPU,同时需要一半的服务器数量和低于功率的一半,而Xilinx则与商品GPU相比。
Xilinx Alveo U55C可通过公司网站或Xilinx授权分销商提供。它还可以通过基于公共云的FPGA - AS-A-Service提供商来获取远程评估,以及通过选择私人预览的Colocation Data Centers。2020欧洲杯预赛一般可用性预计将在明年第二季度之前预期。